黑龍江PCI-E測試安裝

來源: 發(fā)布時間:2024-04-19

PCle5.0的鏈路模型及鏈路損耗預算在實際的測試中,為了把被測主板或插卡的PCIe信號從金手指連接器引出,PCI-SIG組織也設(shè)計了專門的PCIe5.0測試夾具。PCle5.0的這套夾具與PCle4.0的類似,也是包含了CLB板、CBB板以及專門模擬和調(diào)整鏈路損耗的ISI板。主板的發(fā)送信號質(zhì)量測試需要用到對應位寬的CLB板;插卡的發(fā)送信號質(zhì)量測試需要用到CBB板;而在接收容限測試中,由于要進行全鏈路的校準,整套夾具都可能會使用到。21是PCIe5.0的測試夾具組成。pcie物理層面檢測,pcie時序測試;黑龍江PCI-E測試安裝

黑龍江PCI-E測試安裝,PCI-E測試

測試類型8Gbps速率16Gbps速率插卡RX測試眼寬:41.25ps+0/—2ps眼寬:18.75ps+0.5/-0.5ps眼高:46mV+0/-5mV眼高:15mV+1.5/-1.5mV主板RX測試眼寬:45ps+0/-2ps眼寬:18.75ps+0.5/-0.5ps眼高:50mV+0/-5mV眼高:15mV+1.5/-1.5mV 校準時,信號的參數(shù)分析和調(diào)整需要反復進行,人工操作非常耗時耗力。為了解決這個 問題,接收端容限測試時也會使用自動測試軟件,這個軟件可以提供設(shè)置和連接向?qū)А⒖刂?誤碼儀和示波器完成自動校準、發(fā)出訓練碼型把被測件設(shè)置成環(huán)回狀態(tài),并自動進行環(huán)回數(shù) 據(jù)的誤碼率統(tǒng)計。圖4 . 18是典型自動校準和接收容限測試軟件的界面,以及相應的測試遼寧PCI-E測試維修價格PCI-E 3.0測試發(fā)送端變化;

黑龍江PCI-E測試安裝,PCI-E測試

PCIe4.0標準在時鐘架構(gòu)上除了支持傳統(tǒng)的共參考時鐘(Common Refclk,CC)模式以 外,還可以允許芯片支持參考時鐘(Independent Refclk,IR)模式,以提供更多的連接靈 活性。在CC時鐘模式下,主板會給插卡提供一個100MHz的參考時鐘(Refclk),插卡用這 個時鐘作為接收端PLL和CDR電路的參考。這個參考時鐘可以在主機打開擴頻時鐘 (SSC)時控制收發(fā)端的時鐘偏差,同時由于有一部分數(shù)據(jù)線相對于參考時鐘的抖動可以互 相抵消,所以對于參考時鐘的抖動要求可以稍寬松一些

SigTest軟件的算法由PCI-SIG提供,會對信號進行時鐘恢復、均衡以及眼圖、抖 動的分析。由于PCIe4.0的接收機支持多個不同幅度的CTLE均衡,而且DFE的電平也 可以在一定范圍內(nèi)調(diào)整,所以SigTest軟件會遍歷所有的CTLE值并進行DFE的優(yōu)化,并 根據(jù)眼高、眼寬的結(jié)果選擇比較好的值。14是SigTest生成的PCIe4.0的信號質(zhì)量測試 結(jié)果。SigTest需要用戶手動設(shè)置示波器采樣、通道嵌入、捕獲數(shù)據(jù)及進行后分析,測試效率 比較低,而且對于不熟練的測試人員還可能由于設(shè)置疏忽造成測試結(jié)果的不一致,測試項目 也主要限于信號質(zhì)量與Preset相關(guān)的項目。為了提高PCIe測試的效率和測試項目覆蓋 率,有些示波器廠商提供了相應的自動化測試軟件。為什么PCI-E3.0的夾具和PCI-E2.0的不一樣?

黑龍江PCI-E測試安裝,PCI-E測試

這么多的組合是不可能完全通過人工設(shè)置和調(diào)整  的,必須有一定的機制能夠根據(jù)實際鏈路的損耗、串擾、反射差異以及溫度和環(huán)境變化進行  自動的參數(shù)設(shè)置和調(diào)整,這就是鏈路均衡的動態(tài)協(xié)商。動態(tài)的鏈路協(xié)商在PCIe3.0規(guī)范中  就有定義,但早期的芯片并沒有普遍采用;在PCIe4.0規(guī)范中,這個要求是強制的,而且很  多測試項目直接與鏈路協(xié)商功能相關(guān),如果支持不好則無法通過一致性測試。圖4.7是  PCIe的鏈路狀態(tài)機,從設(shè)備上電開始,需要經(jīng)過一系列過程才能進入L0的正常工作狀態(tài)。 其中在Configuration階段會進行簡單的速率和位寬協(xié)商,而在Recovery階段則會進行更  加復雜的發(fā)送端預加重和接收端均衡的調(diào)整和協(xié)商。為什么PCI-E3.0開始重視接收端的容限測試?山東設(shè)備PCI-E測試

pcie3.0和pcie4.0物理層的區(qū)別在哪里?黑龍江PCI-E測試安裝

PCIe 的物理層(Physical Layer)和數(shù)據(jù)鏈路層(Data Link Layer)根據(jù)高速串行通信的  特點進行了重新設(shè)計,上層的事務層(Transaction)和總線拓撲都與早期的PCI類似,典型  的設(shè)備有根設(shè)備(Root Complex) 、終端設(shè)備(Endpoint), 以及可選的交換設(shè)備(Switch) 。早   期的PCle總線是CPU通過北橋芯片或者南橋芯片擴展出來的,根設(shè)備在北橋芯片內(nèi)部, 目前普遍和橋片一起集成在CPU內(nèi)部,成為CPU重要的外部擴展總線。PCIe  總線協(xié)議層的結(jié)構(gòu)以及相關(guān)規(guī)范涉及的主要內(nèi)容。黑龍江PCI-E測試安裝