黑龍江信息化DDR一致性測試

來源: 發(fā)布時間:2024-07-22

除了DDR以外,近些年隨著智能移動終端的發(fā)展,由DDR技術演變過來的LPDDR (Low-Power DDR,低功耗DDR)也發(fā)展很快。LPDDR主要針對功耗敏感的應用場景,相 對于同一代技術的DDR來說會采用更低的工作電壓,而更低的工作電壓可以直接減少器 件的功耗。比如LPDDR4的工作電壓為1. 1V,比標準的DDR4的1.2V工作電壓要低一 些,有些廠商還提出了更低功耗的內存技術,比如三星公司推出的LPDDR4x技術,更是把 外部I/O的電壓降到了0.6V。但是要注意的是,更低的工作電壓對于電源紋波和串擾噪 聲會更敏感,其電路設計的挑戰(zhàn)性更大。除了降低工作電壓以外,LPDDR還會采用一些額 外的技術來節(jié)省功耗,比如根據(jù)外界溫度自動調整刷新頻率(DRAM在低溫下需要較少刷 新)、部分陣列可以自刷新,以及一些對低功耗的支持。同時,LPDDR的芯片一般體積更 小,因此占用的PCB空間更小。DDR讀寫眼圖分離的InfiniiScan方法?黑龍江信息化DDR一致性測試

黑龍江信息化DDR一致性測試,DDR一致性測試

克勞德高速數(shù)字信號測試實驗室

一個實際的DDR4總線上的讀時序和寫時序。從兩張圖我們可 以看到,在實際的DDR總線上,讀時序、寫時序是同時存在的。而且對于讀或者寫時序來 說,DQS(數(shù)據(jù)鎖存信號)相對于DQ(數(shù)據(jù)信號)的位置也是不一樣的。對于測試來說,如果 沒有軟件的輔助,就需要人為分別捕獲不同位置的波形,并自己判斷每組Burst是讀操作還 是寫操作,再依據(jù)不同的讀/寫規(guī)范進行相應參數(shù)的測試,因此測量效率很低,而且無法進行 大量的測量統(tǒng)計。 江蘇DDR一致性測試安裝DDR4 電氣一致性測試應用軟件。

黑龍江信息化DDR一致性測試,DDR一致性測試

DDR的信號仿真驗證

由于DDR芯片都是采用BGA封裝,密度很高,且分叉、反射非常嚴重,因此前期的仿 真是非常必要的。借助仿真軟件中專門針對DDR的仿真模型庫仿真出的通道損 耗以及信號波形。

仿真出信號波形以后,許多用戶需要快速驗證仿真出來的波形是否符合DDR相關規(guī) 范要求。這時,可以把軟件仿真出的DDR的時域波形導入到示波器中的DDR測試軟件中 ,并生成相應的一致性測試報告,這樣可以保證仿真和測試分析方法的一致,并且 便于在仿真階段就發(fā)現(xiàn)可能的信號違規(guī)

為了針對復雜信號進行更有效的讀/寫信號分離,現(xiàn)代的示波器還提供了很多高級的信號 分離功能,在DDR測試中常用的有圖形區(qū)域觸發(fā)的方法和基于建立/保持時間的觸發(fā)方法。

圖形區(qū)域觸發(fā)是指可以用屏幕上的特定區(qū)域(Zone)定義信號觸發(fā)條件。用 區(qū)域觸發(fā)功能對DDR的讀/寫信號分離的 一 個例子。用鎖存信號DQS信號觸發(fā)可以看到 兩種明顯不同的DQS波形, 一 種是讀時序的DQS波形,另 一 種是寫信號的DQS波形。打 開區(qū)域觸發(fā)功能后,通過在屏幕上的不同區(qū)域畫不同的方框,就可以把感興趣區(qū)域的DQS 波形保留下來,與之對應的數(shù)據(jù)線DQ上的波形也就保留下來了。 DDR4 總線物理層仿真測試和協(xié)議層的測試方案;

黑龍江信息化DDR一致性測試,DDR一致性測試

需要注意的是,由于DDR的總線上存在內存控制器和內存顆粒兩種主要芯片,所以 DDR的信號質量測試理論上也應該同時涉及這兩類芯片的測試。但是由于JEDEC只規(guī)定 了對于內存顆粒這一側的信號質量的要求,因此DDR的自動測試軟件也只對這一側的信 號質量進行測試。對于內存控制器一側的信號質量來說,不同控制器芯片廠商有不同的要 求,目前沒有統(tǒng)一的規(guī)范,因此其信號質量的測試還只能使用手動的方法。這時用戶可以在 內存控制器一側選擇測試點,并借助合適的信號讀/寫分離手段來進行手動測試。DDR總線一致性測試對示波器帶寬的要求;江蘇DDR一致性測試安裝

DDR、DDR2、DDR3 和 DDR4 設計與測試解決方案;黑龍江信息化DDR一致性測試

工業(yè)規(guī)范標準,Specification:如果所設計的功能模塊要實現(xiàn)某種工業(yè)標準接口或者協(xié)議,那一定要找到相關的工業(yè)規(guī)范標準,讀懂規(guī)范之后,才能開始設計。

因此,為實現(xiàn)本設計實例中的DDR模塊,需要技術資料和文檔。

由于我們要設計DDR存諸模塊,那么在所有的資料當中,應該較早了解DDR規(guī)范。通過對DDR規(guī)范文件JEDEC79R]的閱讀,我們了解到,設計一個DDR接口,需要滿足規(guī)范中規(guī)定的DC,AC特性及信號時序特征。下面我們從設計規(guī)范要求和器件本身特性兩個方面來解讀,如何在設計中滿足設計要求。 黑龍江信息化DDR一致性測試