解決方案DDR測(cè)試方案

來(lái)源: 發(fā)布時(shí)間:2025-03-30

這里有三種方案進(jìn)行對(duì)比考慮:一種是,通過(guò)過(guò)孔互聯(lián)的這個(gè)過(guò)孔附近沒(méi)有任何地過(guò)孔,那么,其返回路徑只能通過(guò)離此過(guò)孔250mils的PCB邊緣來(lái)提供;第二種是,一根長(zhǎng)達(dá)362mils的微帶線;第三種是,在一個(gè)信號(hào)線的四周有四個(gè)地過(guò)孔環(huán)繞著。圖6顯示了帶有60Ohm的常規(guī)線的S-Parameters,從圖中可以看出,帶有四個(gè)地過(guò)孔環(huán)繞的信號(hào)過(guò)孔的S-Parameters就像一根連續(xù)的微帶線,從而提高了S21特性。

由此可知,在信號(hào)過(guò)孔附近缺少返回路徑的情況下,則此信號(hào)過(guò)孔會(huì)增高其阻抗。當(dāng)今的高速系統(tǒng)里,在時(shí)延方面顯得尤為重要。 DDR的信號(hào)測(cè)試和協(xié)議測(cè)試;解決方案DDR測(cè)試方案

解決方案DDR測(cè)試方案,DDR測(cè)試

DDR5具備如下幾個(gè)特點(diǎn):·更高的數(shù)據(jù)速率·DDR5比較大數(shù)據(jù)速率為6400MT/s(百萬(wàn)次/秒),而DDR4為3200MT/s,DDR5的有效帶寬約為DDR4的2倍?!じ偷哪芎摹DR5的工作電壓為1.1V,低于DDR4的1.2V,能降低單位頻寬的功耗達(dá)20%以上·更高的密度·DDR5將突發(fā)長(zhǎng)度增加到BL16,約為DDR4的兩倍,提高了命令/地址和數(shù)據(jù)總線效率。相同的讀取或?qū)懭胧聞?wù)現(xiàn)在提供數(shù)據(jù)總線上兩倍的數(shù)據(jù),同時(shí)限制同一存儲(chǔ)庫(kù)內(nèi)輸入輸出/陣列計(jì)時(shí)約束的風(fēng)險(xiǎn)。此外,DDR5使存儲(chǔ)組數(shù)量翻倍,這是通過(guò)在任意給定時(shí)間打開(kāi)更多頁(yè)面來(lái)提高整體系統(tǒng)效率的關(guān)鍵因素。所有這些因素都意味著更快、更高效的內(nèi)存以滿(mǎn)足下一代計(jì)算的需求。解決方案DDR測(cè)試方案DDR3總線的解碼方法;

解決方案DDR測(cè)試方案,DDR測(cè)試

7.時(shí)序?qū)τ跁r(shí)序的計(jì)算和分析在一些相關(guān)文獻(xiàn)里有詳細(xì)的介紹,下面列出需要設(shè)置和分析的8個(gè)方面:1)寫(xiě)建立分析:DQvs.DQS2)寫(xiě)保持分析:DQvs.DQS3)讀建立分析:DQvs.DQS4)讀保持分析:DQvs.DQS5)寫(xiě)建立分析:DQSvs.CLK6)寫(xiě)保持分析:DQSvs.CLK7)寫(xiě)建立分析:ADDR/CMD/CNTRLvs.CLK8)寫(xiě)保持分析:ADDR/CMD/CNTRLvs.CLK

一個(gè)針對(duì)寫(xiě)建立(WriteSetup)分析的例子。表中的一些數(shù)據(jù)需要從控制器和存儲(chǔ)器廠家獲取,段”Interconnect”的數(shù)據(jù)是取之于SI仿真工具。對(duì)于DDR2上面所有的8項(xiàng)都是需要分析的,而對(duì)于DDR3,5項(xiàng)和6項(xiàng)不需要考慮。在PCB設(shè)計(jì)時(shí),長(zhǎng)度方面的容差必須要保證totalmargin是正的。

DDR測(cè)試

除了DDR以外,近些年隨著智能移動(dòng)終端的發(fā)展,由DDR技術(shù)演變過(guò)來(lái)的LPDDR(Low-PowerDDR,低功耗DDR)也發(fā)展很快。LPDDR主要針對(duì)功耗敏感的應(yīng)用場(chǎng)景,相對(duì)于同一代技術(shù)的DDR來(lái)說(shuō)會(huì)采用更低的工作電壓,而更低的工作電壓可以直接減少器件的功耗。比如LPDDR4的工作電壓為1.1V,比標(biāo)準(zhǔn)的DDR4的1.2V工作電壓要低一些,有些廠商還提出了更低功耗的內(nèi)存技術(shù),比如三星公司推出的LPDDR4x技術(shù),更是把外部I/O的電壓降到了0.6V。但是要注意的是,更低的工作電壓對(duì)于電源紋波和串?dāng)_噪聲會(huì)更敏感,其電路設(shè)計(jì)的挑戰(zhàn)性更大。除了降低工作電壓以外,LPDDR還會(huì)采用一些額外的技術(shù)來(lái)節(jié)省功耗,比如根據(jù)外界溫度自動(dòng)調(diào)整刷新頻率(DRAM在低溫下需要較少刷新)、部分陣列可以自刷新,以及一些對(duì)低功耗的支持。同時(shí),LPDDR的芯片一般體積更小,因此占用的PCB空間更小。 DDR工作原理與時(shí)序問(wèn)題;

解決方案DDR測(cè)試方案,DDR測(cè)試

9.DIMM之前介紹的大部分規(guī)則都適合于在PCB上含有一個(gè)或更多的DIMM,獨(dú)有例外的是在DIMM里所要考慮到去耦因素同在DIMM組里有所區(qū)別。在DIMM組里,對(duì)于ADDR/CMD/CNTRL所采用的拓?fù)浣Y(jié)構(gòu)里,帶有少的短線菊花鏈拓?fù)浣Y(jié)構(gòu)和樹(shù)形拓?fù)浣Y(jié)構(gòu)是適用的。

10.案例上面所介紹的相關(guān)規(guī)則,在DDR2PCB、DDR3PCB和DDR3-DIMMPCB里,都已經(jīng)得到普遍的應(yīng)用。在下面的案例中,我們采用MOSAID公司的控制器,它提供了對(duì)DDR2和DDR3的操作功能。在SI仿真方面,采用了IBIS模型,其存儲(chǔ)器的模型來(lái)自MICRONTechnolgy,Inc。對(duì)于DDR3SDRAM的模型提供1333Mbps的速率。在這里,數(shù)據(jù)是操作是在1600Mbps下的。對(duì)于不帶緩存(unbufferedDIMM(MT_DDR3_0542cc)EBD模型是來(lái)自MicronTechnology,下面所有的波形都是采用通常的測(cè)試方法,且是在SDRAMdie級(jí)進(jìn)行計(jì)算和仿真的。 用DDR的BGA探頭引出測(cè)試信號(hào);PCI-E測(cè)試DDR測(cè)試銷(xiāo)售電話

DDR協(xié)議檢查后生成的測(cè)試報(bào)告;解決方案DDR測(cè)試方案

6.信號(hào)及電源完整性這里的電源完整性指的是在比較大的信號(hào)切換情況下,其電源的容差性。當(dāng)未符合此容差要求時(shí),將會(huì)導(dǎo)致很多的問(wèn)題,比如加大時(shí)鐘抖動(dòng)、數(shù)據(jù)抖動(dòng)和串?dāng)_。這里,可以很好的理解與去偶相關(guān)的理論,現(xiàn)在從”目標(biāo)阻抗”的公式定義開(kāi)始討論。Ztarget=Voltagetolerance/TransientCurrent(1)在這里,關(guān)鍵是要去理解在差的切換情況下瞬間電流(TransientCurrent)的影響,另一個(gè)重要因素是切換的頻率。在所有的頻率范圍里,去耦網(wǎng)絡(luò)必須確保它的阻抗等于或小于目標(biāo)阻抗(Ztarget)。在一塊PCB上,由電源和地層所構(gòu)成的電容,以及所有的去耦電容,必須能夠確保在100KHz左右到100-200MH左右之間的去耦作用。頻率在100KHz以下,在電壓調(diào)節(jié)模塊里的大電容可以很好的進(jìn)行去耦。而頻率在200MHz以上的,則應(yīng)該由片上電容或用的封裝好的電容進(jìn)行去耦。解決方案DDR測(cè)試方案