深圳市力恩科技有限公司2025-04-05
隨著現(xiàn)代芯片技術(shù)的發(fā)展,器件集成度大幅度提升,各類數(shù)字器件的工作頻率也越來越高,信號(hào)沿已經(jīng)可以達(dá)到納秒級(jí)別甚至更小。數(shù)百兆赫茲(MHz)甚至吉赫茲(GHz)的高速信號(hào)對(duì)于設(shè)計(jì)者而言,需要考慮在低頻電路設(shè)計(jì)中所不需要考慮的信號(hào)完整性(Signal Integrity)問題。這其中包括延時(shí)、反射、串?dāng)_、同步開關(guān)噪聲(SSN)、電磁兼容性(EMC)高速電路:數(shù)字邏輯電路的頻率達(dá)到或超過50MHz,而且工作在這個(gè)頻率之上的電路占整個(gè)系統(tǒng)的1/3以上,就可以稱其為高速電路
高速信號(hào):如果線傳播延時(shí)大于數(shù)字信號(hào)驅(qū)動(dòng)端上升時(shí)間的1/2,則可以認(rèn)為此類信號(hào)是高速信號(hào)
與信號(hào)本身的頻率相比,信號(hào)邊沿的諧波頻率更高,信號(hào)快速變化的跳變(上升沿或下降沿)可能引發(fā)信號(hào)傳輸?shù)姆穷A(yù)期結(jié)果。如果傳輸時(shí)間大于上升或下降時(shí)間的1/2,那么信號(hào)在改變狀態(tài)之后,來自接收端的反射信號(hào)將到達(dá)驅(qū)動(dòng)端,若該反射信號(hào)很強(qiáng),疊加的波形就有可能改變邏輯狀態(tài)。
本回答由 深圳市力恩科技有限公司 提供
深圳市力恩科技有限公司
聯(lián)系人: 劉生
手 機(jī): 13590223720
網(wǎng) 址: https://www.claudelab.com/