要把并行的信號(hào)通過(guò)串行總線傳輸,一般需要對(duì)數(shù)據(jù)進(jìn)行并/串轉(zhuǎn)換。為了進(jìn)一步減少傳輸線的數(shù)量和提高傳輸距離,很多高速數(shù)據(jù)總線采用嵌入式時(shí)鐘和8b/10b的數(shù)據(jù)編碼方式。8b/10b編碼由于直流平衡、支持AC耦合、可嵌入時(shí)鐘信息、抗共模干擾能力強(qiáng)、編解碼結(jié)構(gòu)相對(duì)簡(jiǎn)單等優(yōu)點(diǎn),在很多高速的數(shù)字總線如FiberChannel、PCIe、SATA、USB3.0、DisplayPort、XAUI、RapidIO等接口上得到廣泛應(yīng)用。圖1.20是一路串行的2.5Gbps的8b/10b編碼后的數(shù)據(jù)流以及相應(yīng)的解碼結(jié)果,從中可以明顯看到解出的K28.5等控制碼以及相應(yīng)的數(shù)據(jù)信息。數(shù)字信號(hào)的時(shí)鐘分配(Clock Distribution);安徽數(shù)字信號(hào)測(cè)試
對(duì)于一個(gè)理想的方波信號(hào),其上升沿是無(wú)限陡的,從頻域上看 它是由無(wú)限多的奇數(shù)次諧波構(gòu)成的,因此一個(gè)理想方波可以認(rèn)為是無(wú)限多奇次正弦諧波 的疊加。
但是對(duì)于真實(shí)的數(shù)字信號(hào)來(lái)說(shuō),其上升沿不是無(wú)限陡的,因此其高次諧波的能量會(huì)受到 限制。比如圖1.3是用同一個(gè)時(shí)鐘芯片分別產(chǎn)生的50MHz和250MHz的時(shí)鐘信號(hào)的頻 譜,我們可以看到雖然兩種情況下輸出時(shí)鐘頻率不一樣,但是信號(hào)的主要頻譜能量都集中在 5GHz以內(nèi),并不見得250MHz時(shí)鐘的頻譜分布就一定比50MHz時(shí)鐘的大5倍。 安徽數(shù)字信號(hào)測(cè)試數(shù)字信號(hào)幅度測(cè)試的定義;
這種并/串轉(zhuǎn)換方法由于不涉及信號(hào)的編解碼,結(jié)構(gòu)簡(jiǎn)單,效率較高,但是需要收發(fā)端進(jìn)行精確的時(shí)鐘同步以控制信號(hào)的復(fù)用和解復(fù)用操作,因此需要專門的時(shí)鐘傳輸通道,而且串行信號(hào)上一旦出現(xiàn)比較大的抖動(dòng)就會(huì)造成串/并轉(zhuǎn)換的錯(cuò)誤。
因此,這種簡(jiǎn)單的并/串轉(zhuǎn)換方式一般用于比較關(guān)注傳輸效率的芯片間的短距離互連或者一些光端機(jī)信號(hào)的傳輸中。另外,由于信號(hào)沒(méi)有經(jīng)過(guò)任何編碼,信號(hào)中可能會(huì)出現(xiàn)比較長(zhǎng)的連續(xù)的0或者連續(xù)的1,因此信號(hào)必須采用直流耦合方式,收發(fā)端一旦存在比較大的共?;虻卦肼?,會(huì)嚴(yán)重影響信號(hào)質(zhì)量,因此這種并/串轉(zhuǎn)換方式用于電信號(hào)傳輸時(shí)或者傳輸速率不太高(通常<1Gbps),或者傳輸距離不太遠(yuǎn)(通常<50cm)的場(chǎng)合。
簡(jiǎn)單的去加重實(shí)現(xiàn)方法是把輸出信號(hào)延時(shí)一個(gè)或多個(gè)比特后乘以一個(gè)加權(quán)系數(shù)并和 原信號(hào)相加。一個(gè)實(shí)現(xiàn)4階去加重的簡(jiǎn)單原理圖。
去加重方法實(shí)際上壓縮了信號(hào)直流電平的幅度,去加重的比例越大,信號(hào)直流電平被壓縮得越厲害,因此去加重的幅度在實(shí)際應(yīng)用中一般很少超過(guò)-9.5dB。做完預(yù)加重或者去加重的信號(hào),如果在信號(hào)的發(fā)送端(TX)直接觀察,并不是理想的眼圖。圖1.31所示是在發(fā)送端看到的一個(gè)帶-3.5dB預(yù)加重的10Gbps的信號(hào)眼圖,從中可以看到有明顯的“雙眼皮”現(xiàn)象。 幅度測(cè)量是數(shù)字信號(hào)常用的測(cè)量,也是很多其他參數(shù)側(cè)魯昂的基礎(chǔ)。
很多經(jīng)典的處理器采用了并行的總線架構(gòu)。比如大家熟知的51單片機(jī)就采用了8根并行數(shù)據(jù)線和16根地址線;CPU的鼻祖——Intel公司的8086微處理器——**初推出時(shí)具有16根并行數(shù)據(jù)線和16根地址線;
現(xiàn)在很多嵌入式系統(tǒng)中多使用的ARM處理器則大部分使用32根數(shù)據(jù)線以及若干根地址線。并行總線的比較大好處是總線的邏輯時(shí)序比較簡(jiǎn)單,電路實(shí)現(xiàn)起來(lái)比較容易;但是缺點(diǎn)也是非常明顯的,比如并行總線的信號(hào)線數(shù)量非常多,會(huì)占用大量的引腳和布線空間,因此芯片和PCB的尺寸很難實(shí)現(xiàn)小型化,特別是如果要用電纜進(jìn)行遠(yuǎn)距離傳輸時(shí),由于信號(hào)線的數(shù)量非常多,使得電纜變得非常昂貴和笨重。 數(shù)字信號(hào)的波形分析(Waveform Analysis);安徽數(shù)字信號(hào)測(cè)試
波形參數(shù)測(cè)試室數(shù)字信號(hào)測(cè)試常用的測(cè)量方法,隨著數(shù)字信號(hào)速率的提高,波形參數(shù)的測(cè)量方法越來(lái)越不適用了。安徽數(shù)字信號(hào)測(cè)試
數(shù)字信號(hào)的時(shí)域和頻域
數(shù)字信號(hào)的頻率分量可以通過(guò)從時(shí)域到頻域的轉(zhuǎn)換中得到。首先我們要知道時(shí)域是真實(shí)世界,頻域是更好的用于做信號(hào)分析的一種數(shù)學(xué)手段,時(shí)域的數(shù)字信號(hào)可以通過(guò)傅里葉變換轉(zhuǎn)變?yōu)橐粋€(gè)個(gè)頻率點(diǎn)的正弦波的。這些正弦波就是對(duì)應(yīng)的數(shù)字信號(hào)的頻率分量。假如定義理想方波的邊沿時(shí)間為0,占空比50%的周期信號(hào),其在傅里葉變換后各頻率分量振幅。
可見對(duì)于理想方波,其振幅頻譜對(duì)應(yīng)的正弦波頻率是基頻的奇數(shù)倍頻(在50%的占空比下)。奇次諧波的幅度是按1"下降的(/是頻率),也就是-20dB/dec(-20分貝每十倍頻)。 安徽數(shù)字信號(hào)測(cè)試
深圳市力恩科技有限公司屬于儀器儀表的高新企業(yè),技術(shù)力量雄厚。公司是一家有限責(zé)任公司企業(yè),以誠(chéng)信務(wù)實(shí)的創(chuàng)業(yè)精神、專業(yè)的管理團(tuán)隊(duì)、踏實(shí)的職工隊(duì)伍,努力為廣大用戶提供***的產(chǎn)品。以滿足顧客要求為己任;以顧客永遠(yuǎn)滿意為標(biāo)準(zhǔn);以保持行業(yè)優(yōu)先為目標(biāo),提供***的實(shí)驗(yàn)室配套,誤碼儀/示波器,矢量網(wǎng)絡(luò)分析儀,協(xié)議分析儀。力恩科技將以真誠(chéng)的服務(wù)、創(chuàng)新的理念、***的產(chǎn)品,為彼此贏得全新的未來(lái)!