自動(dòng)化PCI-E測(cè)試市場(chǎng)價(jià)

來(lái)源: 發(fā)布時(shí)間:2025-03-27

PCle5.0的鏈路模型及鏈路損耗預(yù)算在實(shí)際的測(cè)試中,為了把被測(cè)主板或插卡的PCIe信號(hào)從金手指連接器引出,PCI-SIG組織也設(shè)計(jì)了專門的PCIe5.0測(cè)試夾具。PCle5.0的這套夾具與PCle4.0的類似,也是包含了CLB板、CBB板以及專門模擬和調(diào)整鏈路損耗的ISI板。主板的發(fā)送信號(hào)質(zhì)量測(cè)試需要用到對(duì)應(yīng)位寬的CLB板;插卡的發(fā)送信號(hào)質(zhì)量測(cè)試需要用到CBB板;而在接收容限測(cè)試中,由于要進(jìn)行全鏈路的校準(zhǔn),整套夾具都可能會(huì)使用到。21是PCIe5.0的測(cè)試夾具組成。PCIE3.0和PCIE4.0應(yīng)該如何選擇?自動(dòng)化PCI-E測(cè)試市場(chǎng)價(jià)

自動(dòng)化PCI-E測(cè)試市場(chǎng)價(jià),PCI-E測(cè)試

PCIe4.0標(biāo)準(zhǔn)在時(shí)鐘架構(gòu)上除了支持傳統(tǒng)的共參考時(shí)鐘(Common Refclk,CC)模式以 外,還可以允許芯片支持參考時(shí)鐘(Independent Refclk,IR)模式,以提供更多的連接靈 活性。在CC時(shí)鐘模式下,主板會(huì)給插卡提供一個(gè)100MHz的參考時(shí)鐘(Refclk),插卡用這 個(gè)時(shí)鐘作為接收端PLL和CDR電路的參考。這個(gè)參考時(shí)鐘可以在主機(jī)打開(kāi)擴(kuò)頻時(shí)鐘 (SSC)時(shí)控制收發(fā)端的時(shí)鐘偏差,同時(shí)由于有一部分?jǐn)?shù)據(jù)線相對(duì)于參考時(shí)鐘的抖動(dòng)可以互 相抵消,所以對(duì)于參考時(shí)鐘的抖動(dòng)要求可以稍寬松一些電氣性能測(cè)試PCI-E測(cè)試方案PCI Express物理層接口(PIPE);

自動(dòng)化PCI-E測(cè)試市場(chǎng)價(jià),PCI-E測(cè)試

PCIe4.0的發(fā)射機(jī)質(zhì)量測(cè)試發(fā)射機(jī)質(zhì)量是保證鏈路能夠可靠工作的先決條件,對(duì)于PCIe的發(fā)射機(jī)質(zhì)量測(cè)試來(lái)說(shuō),主要是用寬帶示波器捕獲其發(fā)出的信號(hào)并驗(yàn)證其信號(hào)質(zhì)量滿足規(guī)范要求。按照目前規(guī)范中的要求,PCIe3.0的一致性測(cè)試需要至少12.5GHz帶寬的示波器;而對(duì)于PCIe4.0來(lái)說(shuō),由于數(shù)據(jù)速率提高到了16Gbps,所以測(cè)試需要的示波器帶寬應(yīng)為25GHz或以上。如果要進(jìn)行主板的測(cè)試,測(cè)試規(guī)范推薦Dual-Port(雙口)的測(cè)試方式,即把被測(cè)的數(shù)據(jù)通道和參考時(shí)鐘同時(shí)接入示波器,這樣在進(jìn)行抖動(dòng)分析時(shí)就可以把一部分參考時(shí)鐘中的抖動(dòng)抵消掉,對(duì)于參考時(shí)鐘Jitter的要求可以放松一些。

由于每對(duì)數(shù)據(jù)線和參考時(shí)鐘都是差分的,所以主  板的測(cè)試需要同時(shí)占用4個(gè)示波器通道,也就是在進(jìn)行PCIe4.0的主板測(cè)試時(shí)示波器能夠  4個(gè)通道同時(shí)工作且達(dá)到25GHz帶寬。而對(duì)于插卡的測(cè)試來(lái)說(shuō),只需要把差分的數(shù)據(jù)通道  引入示波器進(jìn)行測(cè)試就可以了,示波器能夠2個(gè)通道同時(shí)工作并達(dá)到25GHz帶寬即可。 12展示了典型PCIe4.0的發(fā)射機(jī)信號(hào)質(zhì)量測(cè)試環(huán)境。無(wú)論是對(duì)于發(fā)射機(jī)測(cè)試,還是對(duì)于后面要介紹到的接收機(jī)容限測(cè)試來(lái)說(shuō),在PCIe4.0 的TX端和RX端的測(cè)試中,都需要用到ISI板。ISI板上的Trace線有幾十對(duì),每相鄰線對(duì) 間的插損相差0.5dB左右。由于測(cè)試中用戶使用的電纜、連接器的插損都可能會(huì)不一致, 所以需要通過(guò)配合合適的ISI線對(duì),使得ISI板上的Trace線加上測(cè)試電纜、測(cè)試夾具、轉(zhuǎn)接  頭等模擬出來(lái)的整個(gè)測(cè)試鏈路的插損滿足測(cè)試要求。比如,對(duì)于插卡的測(cè)試來(lái)說(shuō),對(duì)應(yīng)的主  板上的比較大鏈路損耗為20dB,所以ISI板上模擬的走線加上測(cè)試夾具、連接器、轉(zhuǎn)接頭、測(cè)  試電纜等的損耗應(yīng)該為15dB(另外5dB的主板上芯片的封裝損耗通過(guò)分析軟件進(jìn)行模擬)。 為了滿足這個(gè)要求,比較好的方法是使用矢量網(wǎng)絡(luò)分析儀(VNA)事先進(jìn)行鏈路標(biāo)定。PCI-E PCI-E 2.0,PCI-E 3.0插口區(qū)別是什么?

自動(dòng)化PCI-E測(cè)試市場(chǎng)價(jià),PCI-E測(cè)試

雖然在編碼方式和芯片內(nèi)部做了很多工作,但是傳輸鏈路的損耗仍然是巨大的挑戰(zhàn),特 別是當(dāng)采用比較便宜的PCB板材時(shí),就不得不適當(dāng)減少傳輸距離和鏈路上的連接器數(shù)量。 在PCIe3.0的8Gbps速率下,還有可能用比較便宜的FR4板材在大約20英寸的傳輸距離 加2個(gè)連接器實(shí)現(xiàn)可靠信號(hào)傳輸。在PCle4.0的16Gbps速率下,整個(gè)16Gbps鏈路的損耗 需要控制在-28dB @8GHz以內(nèi),其中主板上芯片封裝、PCB/過(guò)孔走線、連接器的損耗總 預(yù)算為-20dB@8GHz,而插卡上芯片封裝、PCB/過(guò)孔走線的損耗總預(yù)算為-8dB@8GHz。

整個(gè)鏈路的長(zhǎng)度需要控制在12英寸以內(nèi),并且鏈路上只能有一個(gè)連接器。如果需要支持更 長(zhǎng)的傳輸距離或者鏈路上有更多的連接器,則需要在鏈路中插入Re-timer芯片對(duì)信號(hào)進(jìn)行 重新整形和中繼。圖4.6展示了典型的PCle4.0的鏈路模型以及鏈路損耗的預(yù)算,圖中各 個(gè)部分的鏈路預(yù)算對(duì)于設(shè)計(jì)和測(cè)試都非常重要,對(duì)于測(cè)試部分的影響后面會(huì)具體介紹。 走pcie通道的M.2接口必定是支持NVME協(xié)議的嗎?電氣性能測(cè)試PCI-E測(cè)試方案

pcie物理層面檢測(cè),pcie時(shí)序測(cè)試;自動(dòng)化PCI-E測(cè)試市場(chǎng)價(jià)

關(guān)于各測(cè)試項(xiàng)目的具體描述如下:·項(xiàng)目2.1Add-inCardTransmitterSignalQuality:驗(yàn)證插卡發(fā)送信號(hào)質(zhì)量,針對(duì)2.5Gbps、5Gbps、8Gbps、16Gbps速率?!ろ?xiàng)目2.2Add-inCardTransmitterPulseWidthJitterTestat16GT/s:驗(yàn)證插卡發(fā)送信號(hào)中的脈沖寬度抖動(dòng),針對(duì)16Gbps速率?!ろ?xiàng)目2.3Add-inCardTransmitterPresetTest:驗(yàn)證插卡發(fā)送信號(hào)的Preset值是否正確,針對(duì)8Gbps和16Gbps速率?!ろ?xiàng)目2.4AddinCardTransmitterInitialTXEQTest:驗(yàn)證插卡能根據(jù)鏈路命令設(shè)置成正確的初始Prest值,針對(duì)8Gbps和16Gbps速率。·項(xiàng)目2.5Add-inCardTransmitterLinkEqualizationResponseTest:驗(yàn)證插卡對(duì)于鏈路協(xié)商的響應(yīng)時(shí)間,針對(duì)8Gbps和16Gbps速率。自動(dòng)化PCI-E測(cè)試市場(chǎng)價(jià)